В умовах постійного підвищення стандартних швидкостей DDR5 для настільних і портативних комп’ютерів нового покоління вкрай важливо підтримувати належну стабільність і цілісність даних. Підвищення швидкості означає, що електронний шум і джитер стають серйозною проблемою, яка може призвести до помилок, втрати даних або зависання системи. У відповідь на цей виклик наприкінці 2023 року організація JEDEC, що займається розробкою галузевих стандартів пам’яті, встановила нові вимоги до небуферованих модулів DDR5 DIMM (модулі пам’яті з двостороннім розташуванням контактів) і DDR5 SODIMM (малогабаритні модулі пам’яті з двостороннім розташуванням контактів). Починаючи з DDR5 зі швидкістю 6400 МТ/с, відповідно до вимог галузевих стандартів виробники повинні додавати до модулів пам’яті компонент клієнтського тактового драйвера (CKD), який зменшує шум, джитер і загалом покращує цілісність тактового сигналу.
Тактові сигнали, що традиційно генеруються процесором, — це сигнали напруги та струму, які протікають з постійною частотою, коливаючись між високим і низьким станами. Ці сигнали забезпечують синхронізацію компонентів на материнській платі, тому дані надсилаються та надходять вчасно. Тактовий драйвер, встановлений на модулі пам’яті, генерує власний тактовий сигнал для забезпечення високоточної синхронізації на модулі.